CPLDプログラミング |
![]() ![]() QuartusUはアルテラ社のCPLD/FPGA開発ツールです。アルテラ社WebサイトからWeb Editionが無料で配布されています。 ![]() アルテラ社Webサイト参照のこと。 ![]() 上記QuartusUプロジェクトをダウンロード・解凍し、適当なディレクトリにコピーした後、Iir8b12b.qpfをダブルクリックするとQuartusUが立ち上がります。 ![]() アルテラ社Webサイト参照のこと。 ![]() アルテラ社Webサイト参照のこと。 ![]() Total logic elements ; 221 / 240 ( 92 % ) ; ←Iir8b12b.flow.rptより 使用率は92%なので、これ以上ビット数を増やすと入らない可能性があります。 ![]() Total pins ; 17 / 80 ( 21 % ) ; 入力データ8個、出力データ8個、マスタークロック1個、合計17ピン使用しています(まだ63ピン余っている)。 ![]() 58.05 MHz ( period = 17.226 ns ) ; MuxXn[5] ; HnXn_16b[11] ; ←Iir8b12b.tan.rptより レポートによるとMCLKは58.05MHzまで動作します。マスタークロックは50MHzなので、速度的な問題はありません。
|